Добавить материал и получить бесплатное свидетельство о публикации в СМИ
Эл. №ФС77-60625 от 20.01.2015
Инфоурок / Информатика / Презентации / Презентация по информатике на тему "Логические основы компьютера"

Презентация по информатике на тему "Логические основы компьютера"

  • Информатика

Поделитесь материалом с коллегами:

 Логические основы компьютера
ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ Дискретный преобразователь, который после обработки входн...
Логические элементы Электрические схемы логических элементов & А В И (конъюнк...
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ И Электрическая схема модели логического элемента «И»
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ИЛИ Электрическая схема модели логического элемента «ИЛИ»
ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НЕ Электрическая схема модели логического элемента «НЕ»
В конъюнктор поступают сигналы от входа А и от инвертора. Таким образом, F =...
Полусумматор, сумматор Арифметико-логическое устройство процессора (АЛУ) соде...
(trigger - защелка, спусковой крючок) - это устройство, позволяющее запоминат...
Пусть для определенности на вход S подан единичный сигнал, a R=0. Тогда незав...
1 из 10

Описание презентации по отдельным слайдам:

№ слайда 1  Логические основы компьютера
Описание слайда:

Логические основы компьютера

№ слайда 2 ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ Дискретный преобразователь, который после обработки входн
Описание слайда:

ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ Дискретный преобразователь, который после обработки входных двоичных сигналов выдает на выходе сигнал, являющийся значением одной из логических операций, называется логическим элементом. Базовые логические элементы реализуют три базовые логические операции: логический элемент «И» (конъюнктор) – логическое умножение; логический элемент «ИЛИ» (дизъюнктор) – логическое сложение; логический элемент «НЕ» (инвертор) – логическое отрицание. Любая логическая операция может быть представлена в виде комбинации трех базовых, поэтому любые устройства компьютера, производящие обработку и хранение информации, могут быть собраны из базовых логических элементов. Логические элементы компьютера оперируют с сигналами, представляющими собой электрические импульсы. Есть импульс – логическое значение сигнала 1, нет импульса – значение 0.

№ слайда 3 Логические элементы Электрические схемы логических элементов & А В И (конъюнк
Описание слайда:

Логические элементы Электрические схемы логических элементов & А В И (конъюнктор) 1 А В ИЛИ (дизъюнктор) НЕ (инвертор) А a b F a F

№ слайда 4 ЛОГИЧЕСКИЙ ЭЛЕМЕНТ И Электрическая схема модели логического элемента «И»
Описание слайда:

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ И Электрическая схема модели логического элемента «И»

№ слайда 5 ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ИЛИ Электрическая схема модели логического элемента «ИЛИ»
Описание слайда:

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ ИЛИ Электрическая схема модели логического элемента «ИЛИ»

№ слайда 6 ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НЕ Электрическая схема модели логического элемента «НЕ»
Описание слайда:

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НЕ Электрическая схема модели логического элемента «НЕ»

№ слайда 7 В конъюнктор поступают сигналы от входа А и от инвертора. Таким образом, F =
Описание слайда:

В конъюнктор поступают сигналы от входа А и от инвертора. Таким образом, F = A & B. Какой сигнал должен быть на выходе при каждом возможном наборе сигналов на входах? Решение. Все возможные комбинации сигналов на входах А и В внесём в таблицу истинности. Проследим преобразование каждой пары сигналов при прохождении их через логические элементы и запишем полученный результат в таблицу. Заполненная таблица истинности полностью описывает рассматриваемую электронную схему. В инвертор поступает сигнал от входа В. Анализ электронной схемы А 0010 В 0101 A B F 0 0 0 0 1 0 1 0 1 0 1 0

№ слайда 8 Полусумматор, сумматор Арифметико-логическое устройство процессора (АЛУ) соде
Описание слайда:

Полусумматор, сумматор Арифметико-логическое устройство процессора (АЛУ) содержит в своем составе такие элементы как сумматоры. Они позволяют складывать двоичные числа. Сложение в пределах одного разряда (без учета возможной пришедшей единицы из младшего разряда) можно реализовать схемой, которая называется полусумматором. У полусумматора два входа (для слагаемых) и два выхода (для суммы и переноса). В отличие от полусумматора сумматор учитывает перенос из предыдущего разряда, поэтому имеет не два, а три входа. ? A B S P 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1

№ слайда 9 (trigger - защелка, спусковой крючок) - это устройство, позволяющее запоминат
Описание слайда:

(trigger - защелка, спусковой крючок) - это устройство, позволяющее запоминать, хранить и считывать информацию. Каждый триггер хранит 1 бит информации, т.е он может находиться в одном из двух устойчивых состояний — логический «0» или логическая «1». Триггер способен почти мгновенно переходить из одного электрического состояния в другое и наоборот. Триггер Логическая схема триггера выглядит следующим образом: Входы триггера расшифровываются следующим образом — S (от английского Set - установка) и R (Reset - сброс). Они используются для установки триггера в единичное состояние и сброса в нулевое. В связи с этим такой триггер называется RS-триггер. Выход Q называется прямым, а противоположный — инверсный. Сигналы на прямом и инверсном выходах, конечно же, должны быть противоположны.

№ слайда 10 Пусть для определенности на вход S подан единичный сигнал, a R=0. Тогда незав
Описание слайда:

Пусть для определенности на вход S подан единичный сигнал, a R=0. Тогда независимо от состояния другого входа, который подсоединен к выходу Q (иначе говоря, вне зависимости от предыдущего состояния триггера), верхний по схеме элемент ИЛИ-НЕ получит на выходе 0 (результат ИЛИ равен 1, но его инверсия - 0). Этот нулевой сигнал передается на вход другого логического элемента, где на втором входе R тоже установлен 0. В итоге после выполнения логических операций ИЛИ-НЕ над двумя входными нулями этот элемент получает на выходе 1, которую возвращает первому элементу на соответствующий вход. Последнее обстоятельство очень важно: теперь, когда на этом входе установилась 1, состояние другого входа (S) больше не играет роли. Иными словами, если даже теперь убрать входной сигнал S, внутреннее распределение уровней сохранится без изменения. Поскольку Q = 1, триггер перешел в единичное состояние, и, пока не придут новые внешние сигналы, сохраняет его. Итак, при подаче сигнала на вход S триггер переходит в устойчивое единичное состояние. При противоположной комбинации сигналов R = 1 и S = 0 вследствие полной симметрии схемы все происходит совершенно аналогично, но теперь на выходе Q уже получается 0. Иными словами, при подаче сигнала на R-триггер сбрасывается в устойчивое нулевое состояние. Таким образом окончание действия сигнала в обоих случаях приводит к тому, что R = 0 и S = 0. Триггер

Выберите курс повышения квалификации со скидкой 50%:

Автор
Дата добавления 19.09.2015
Раздел Информатика
Подраздел Презентации
Просмотров560
Номер материала ДA-052357
Получить свидетельство о публикации
Похожие материалы

Включите уведомления прямо сейчас и мы сразу сообщим Вам о важных новостях. Не волнуйтесь, мы будем отправлять только самое главное.
Специальное предложение
Вверх